Cypress Semiconductor FX2LP Informacje Techniczne Strona 379

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 460
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 378
Chapter 15. Registers Page 15-59
15.8.5 I²C-Compatible Bus Data
Figure 15-60. I²C-Compatible Bus Data
Bit 7-0 Data Data Bits
Eight bits of data; triggers bus transactions.
15.8.6 I²C-Compatible Bus Control
Figure 15-61. I²C-Compatible Bus Control
Bit 1 STOPIE STOP Interrupt Enable Bit
The STOP bit Interrupt Request is activated when the STOP bit makes a 1-0 transition. To
enable this interrupt, set the STOPIE bit in the I²CMODE Register. The firmware determines
the interrupt source by checking the DONE and STOP bits in the I2CS Register.
I2DAT I²C-Compatible Bus Data E679
b7 b6 b5 b4 b3 b2 b1 b0
D7 D6 D5 D4 D3 D2 D1 D0
R/W R/W R/W R/W R/W R/W R/W R/W
x x x x x x x x
I2CTL I²C-Compatible Bus Control E67A
b7 b6 b5 b4 b3 b2 b1 b0
0 0 0 0 0 0 STOPIE 400KHZ
R/W R/W R/W R/W R/W R/W R/W R/W
0 0 0 0 0 0 0 0
Przeglądanie stron 378
1 2 ... 374 375 376 377 378 379 380 381 382 383 384 ... 459 460

Komentarze do niniejszej Instrukcji

Brak uwag